Search Results (All Fields:"curso", isMemberOf:"oaingeec:ing-elec-col-e986be1262dcf896f5680312.e08c816", Author:"Santiago Emilio Acha Alegre")

Resultados de la Navegación (1739)

RSS para este conjunto de resultadosRSS para este conjunto de resultados

Página 1 de 35

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »

Refinar

  Search Relevance Visitas Descargas
Problema propuesto 4.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 214 76
ADC bipolar de doble rampa simétrica de 8 bits (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 531 103
Comportamiento de una puerta lógica NOR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 269 52
Problema propuesto 4.16 (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 217 68
Problema propuesto 4.8 (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 220 64
Problema propuesto 5.9.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 260 68
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 345 44
Fuentes dependientes. Fuente dependiente no lineal. (Requiere Plataforma Electronics Workbench 5.1 ó superior)  7.45 377 68
Problema propuesto 7.5.1 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 252 63
Problema propuesto 5.12 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 199 62
Problema propuesto 8.6 (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 265 84
Implementación de funciones lógicas. Sumador de un bit con el decodificador 74138. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 933 158
Circuito que permite el cambio de nivel a flanco de bajada activo de una señal. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 244 68
Minimización de una función lógica de 3 variables (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 317 57
Estructura interna de una unidad aritmético-lógica. Operación aritmética disminuir uno. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 307 78
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 302 65
Sistema con puertas triestado (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 213 58
Comportamiento de una puerta lógica XNOR (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 297 54
Problema propuesto 5.11 (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 215 65
Problema propuesto 5.9.2 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 210 63
Problema propuesto 5.6.1 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 224 65
Estructura interna del codificador sin prioridad. Codificador 8 a 3 activo con nivel alto (I5). (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 409 85
Problema propuesto 5.3.4 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 199 60
Problema propuesto 5.4.11 (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 191 52
Comportamiento de una puerta lógica OR tres entradas (tabla de verdad). (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 288 60
Estructura interna de una unidad aritmético-lógica. Operación lógica A negado. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 337 95
Problema propuesto 5.7.4 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 197 69
Problema propuesto 5.9.1 (soluc. alternativa simplificada) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 201 61
Problema propuesto 4.2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 210 67
Problema propuesto 5.4.8 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 235 64
Problema propuesto 4.3 (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 226 61
Circuito biestable R-S síncrono activo por nivel..2 (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 362 70
Problema propuesto 5.11 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 232 69
Problema propuesto 4.7 (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 203 60
Problema propuesto 5.8 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 226 74
Problema propuesto 4.4.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 180 60
Circuito lógico de un comparador de 2 bits (soluc. alternativa 3) (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 361 68
Problema propuesto 5.12 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 179 62
Descripción funcional mediante VHDL de un sumador completo (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 284 68
Problema propuesto 5.4.5 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 273 64
Problema propuesto 5.13.c3 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 216 67
Problema propuesto 5.9.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 201 72
Problema propuesto 5.15.1 (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 209 67
Circuito biestable R-S activo al nivel bajo. (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 307 71
Problema propuesto 8.4 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 280 81
Circuito biestable J-K síncrono activo por flanco de bajada. (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 311 79
Problema propuesto 5.6.2 (soluc. alternativa) (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 191 60
Problema propuesto 5.5.2 (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 199 54
Interfaz TTL a CMOS mediante resistencia elevadora pull-up (Requiere Plataforma MicroCAP 9.0 ó superior)  7.45 287 49
Circuito biestable D síncrono activo por nivel. (Requiere Plataforma OrCAD 9.1 ó superior)  7.45 354 61

Página 1 de 35

Páginas:    1 2 3 4 5 6 7 8 9 10  siguiente › última »